18. 3 상태 버퍼 (Tristate Buffer)
반응형
Tristate 버퍼는 3가지 출력을 가질 수 있다.
- Logic 1 (High)
- Logic 0 (Low)
- High-Impedance (고저항)
Tristate 버퍼는 Control 신호를 추가로 입력받는 스위치가 있는 버퍼로 이해할 수 있는데, Control 신호에 의해 출력이 끊긴 상태를 고저항 상태라 한다.
B 신호가 0이면 A와 관계없이 C는 Z(고저항)가 나오게 된다.
B 신호가 1이면 C는 A와 같은 값을 갖는다.
위와 같이 Tristate 버퍼를 활용하여 MUX를 구성할 수 있다.
반응형
'학부 수업 > 디지털시스템' 카테고리의 다른 글
20. Programmable Logic Device: PLD (0) | 2020.05.24 |
---|---|
19. Read-Only Memories: ROM (0) | 2020.05.24 |
17. Verilog HDL로 순차회로 설계하기 (Sequential Circuit) (0) | 2020.05.23 |
16. Verilog HDL의 산술 연산과 Incomplete Specification (0) | 2020.05.23 |
15. Verilog HDL을 이용한 7-seg display Decoder 구현 (0) | 2020.05.23 |
댓글
이 글 공유하기
다른 글
-
20. Programmable Logic Device: PLD
20. Programmable Logic Device: PLD
2020.05.24 -
19. Read-Only Memories: ROM
19. Read-Only Memories: ROM
2020.05.24 -
17. Verilog HDL로 순차회로 설계하기 (Sequential Circuit)
17. Verilog HDL로 순차회로 설계하기 (Sequential Circuit)
2020.05.23 -
16. Verilog HDL의 산술 연산과 Incomplete Specification
16. Verilog HDL의 산술 연산과 Incomplete Specification
2020.05.23